Leicht gemacht: Dyplo 2.0 beschleunigt FPGA-Programmierung - Bsozd.com

Veröffentlicht:

Artikel teilen:

Aries Embedded bietet neueste Version des FPGA-Tools von Topic für eine flexiblere Nutzung der Miami FPGA-Module

ARIES Embedded, Spezialist für Embedded-Services und -Produkte, vereinfacht und beschleunigt mit der neuen Version des FPGA-Tools Dyplo 2.0 von Topic Embedded Systems die Verwendung der Miami FPGA-Module. Dyplo baut auf der Xilinx Dynamic Function Exchange (DFX) Technologie und High-Level-Synthese auf. „Das Update von Topics Dynamic Process Loader ermöglicht eine flexiblere Konfiguration von FPGAs sowie die Verwendung von kleineren FPGAs und spart damit Energie bei potentiell höherem Durchsatz“, erläutert Andreas Widder, Geschäftsführer von Aries Embedded. „Dyplo lässt sich als Tool ähnlich wie OpenCL verwenden. Weitere Features wie die partielle Rekonfiguration des FPGAs oder leistungsfähige DMA-Zugriffe beim Betrieb einer PCI-Express-Schnittstelle helfen den Anwendern, spezielle IP als Accelerator oder Algorythmik zu entwickeln.“ Die Einsatzbereiche reichen von Industrie, Telekommunikation, Luftfahrt, Raumfahrt und Medizintechnik bis zur Sicherheitstechnik.

Software-Update für hohe Leistung und Flexibilität

Die neue Version Dyplo 2.0 unterstützt die neuesten Xilinx-Bausteine, einschließlich der Alveo-Boards und Cloud-basierten Systeme. Eine wesentliche Verbesserung ist die Vergrößerung der Busbreite von 32 auf 64 Bit. Zudem unterstützt das Update niedrige Latenzen und hohen Datendurchsatz, die zum Beispiel bei Applikationen für das Image Processing von 4K-Videos nötig sind. Auch die Leistung und Flexibilität der DMA-Engine wurde weiter verbessert, um den anspruchsvollen Designanforderungen heutiger Systeme gerecht zu werden. Das leistungsfähige Tool bietet bei Bedarf rekonfigurierbare Funktionsblöcke auf dem FPGA, die die flexible Verwendung des FPGA ermöglichen. Damit lässt sich dieselbe FPGA-Logik für mehrere Funktionen wiederverwenden, was zu einer kleineren FPGA-Größe und damit geringerem Stromverbrauch führt.

Einfacher Projekteinstieg mit Dyplo Entwicklungskit

Für den einfachen und schnellen Einstieg in FPGA-Projekte stellt Aries Embedded das Dyplo Entwicklungskit (DDK) bereit. Das Kit besteht aus einem Alveo U50 Board, auf dem das Dyplo 2.0 Framework läuft. Dieses kann mit den Betriebssystemen Linux und Windows verwendet werden. Der Support von Dyplo 2.0 für Xilinx Alveo-Boards macht es sehr einfach, die FPGA-Technologie von Xilinx in Cloud- oder Edge-basierte Lösungen einzubinden.

Weitere Informationen:
https://www.aries-embedded.com/evaluation-kit/tools/dyplo-dynamic-process-loader

Über ARIES Embedded
ARIES Embedded bietet kundenspezifische Hardware- und Software-Entwicklung und Standardprodukte für Industrie und Landwirtschaft. Der Schwerpunkt des 2001 gegründeten Embedded-Spezialisten mit Sitz in Fürstenfeldbruck, Deutschland, liegt auf der FPGA-Technologie und Open-Source-Software. Das Angebot umfasst modulare Systeme für den flexiblen und schnellen Einsatz in funktionalen Prototypen, Pilotserien und der Serienproduktion. Im Kundenauftrag passt ARIES Embedded Standardprojekte individuell an Projektanforderungen an.

Firmenkontakt
ARIES Embedded GmbH
Andreas Widder
Schöngeisinger Straße 84
82256 Fürstenfeldbruck
+49 8141 36 367 0
mail@ahlendorf-communication.com
https://www.aries-embedded.com

Pressekontakt
ahlendorf communication
Mandy Ahlendorf
Hermann-Roth-Straße 1
82065 Baierbrunn
+49 89 41109402
ma@ahlendorf-communication.com
http://www.ahlendorf-communication.com

Bildquelle: Topic Embedded Systems

BSOZD NEWS: Leicht gemacht: Dyplo 2.0 beschleunigt FPGA-Programmierung

Disclaimer/ Haftungsausschluss:
Für den oben stehend Pressemitteilung inkl. dazugehörigen Bilder / Videos ist ausschließlich der im Text angegebene Kontakt verantwortlich. Der Webseitenanbieter BSOZD.com distanziert sich ausdrücklich von den Inhalten Dritter und macht sich diese nicht zu eigen.